天天看點

【剖析】上拉電阻和下拉電阻原理及其作用

電阻在電路中起限制電流的作用。上拉電阻和下拉電阻是經常提到也是經常用到的電阻。在每個系統的設計中都用到了大量的上拉電阻和下拉電阻。

【剖析】上拉電阻和下拉電阻原理及其作用

在上拉電阻和下拉電阻的電路中,經常有的疑問是:上拉電阻為何能上拉?下拉電阻為何能下拉?下拉電阻旁邊為何經常會串一個電阻?

【剖析】上拉電阻和下拉電阻原理及其作用

簡單概括為:電源到器件引腳上的電阻叫上拉電阻,作用是平時使該引腳為高電平,地到器件引腳上的電阻叫下拉電阻,作用是平時使該引腳為低電平。低電平在IC内部與GND相連接配接;高電平在IC内部與超大電阻相連接配接。上拉就是将不确定的信号通過一個電阻鉗位在高電平,電阻同時起限流作用,下拉同理。對于非集電極(或漏極)開路輸出型電路(如普通門電路,其提升電流和電壓的能力是有限的,上拉和下拉電阻的主要功能是為集電極開路輸出型電路提供輸出電流通道。

上拉是對器件注入電流,下拉是輸出電流;強弱隻是上拉或下拉電阻的阻值不同,沒有什麼嚴格區分。當IC的I/O端口,節點為高電平時,節點處和GND之間的阻抗很大,可以了解為無窮大,這個時候通過上拉電阻(如4.7K歐,10K歐電阻)接到VCC上,上拉電阻的分壓幾乎可以忽略不計;

當I/O端口節點需要為低電平時,直接接GND就可以了,這個時候VCC與GND是通過剛才的上拉電阻(如4.7K歐,10K歐電阻)連接配接的,通過的電流很小,可以忽略不計。

【剖析】上拉電阻和下拉電阻原理及其作用

電平值的大小、高低是相對于地電平來說的,是以在看電平值的大小時要參考地的電平值來看。看看那些引腳是否接到地上,與自己是否連接配接外圍器件沒有關系,因為其實高電平還是低電平是相對于地平面來說的。在節點與+5V之間接10K歐或4.7K歐的上拉電阻,能夠把這個節點的電位拉上來,往往這個節點要求應用單片機或其它控制器來控制它(及這個節點與I/O連接配接)為高電平或低電平。

如果單純的想要使這個節點成為高電平,并且輸出阻抗非常大,則直接接電源也無妨,但是如果單片機要使這個節點拉低,即單片機内部使節點接地,這樣5V電源和地之間就短路了。

另外,當要求這個節點為高電平時,這個節點和地之間的阻抗一般非常大,如100K歐的阻抗,當上拉一個10K歐的電阻,這個點分得的電壓為100K歐/(100K+10K)*5V=4.5V,這樣也可以拉到高電平。

而當要求這個節點為低電平時,隻要把它和地連接配接就可以了,電源和地之間有一個10K偶的電阻,這樣就不會短路了。

當低電平時,電源和地之間有一個負載形成的回路,有時候這個節點會再串接一個電阻,因為電流流向阻抗低的地方,是以電流會通過與電源相連的電阻流向地,而不是流向這個與節點相連的電阻,因為這個節點連接配接的電阻阻抗高,是以低電平時這個點的電勢就是低電平。

【剖析】上拉電阻和下拉電阻原理及其作用

可以這麼認為,對于IC的I/O端口來說,IC内部通過控制高低電平相當于控制這個O/O口與其内部的GND或非常大的電阻相連,如100K歐,當I/O口為低電平0V時,在IC内部,是控制IC晶片O/O口的引腳在晶片内與GND連接配接。

當I/O口為高電平時,如5V,這個時候I/O口引腳在晶片内是與非常大的電阻,如100K歐相連接配接的,有時在I/O節點處會再串接一個小電阻值的電阻,如68歐,因為電流流向阻抗低的地方,是以當晶片内部的I/O端口歐與GND相連為低電平時,電源與上拉電阻及晶片内部的GND形成環路進行流通。

這時I/O口節點處的電流就會流向晶片内部的GND,因為節點處串接了一個小阻值的電阻,相對于GND來說是高阻,就是大一點點也是高阻,是以電流就不會流過這個串聯的電阻。

當用下拉電阻時(所謂的上拉和下拉都是針對高阻态而言的),當I/O口為高阻态時,通過上拉電阻能夠讓其保持在高電平狀态;

具體如上文所述:當I/O端口為高阻态時,用下拉電阻把這個口與GND相連接配接,高阻态電阻值很大,可以了解為斷開,其實就是和晶片内部的阻值很大的電阻相連接配接,下拉的時候拉到地上了,沒有電流,電平值為0,除非是給這個引腳賦予一個高電平值它才能夠起作用。

【剖析】上拉電阻和下拉電阻原理及其作用

上拉和下拉電阻的作用概括如下:

1、提高電壓準位當TTL電路驅動CMOS電路時,如果TTL電路輸出的高電平低于CMOS電路的最低高電平,這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值;OC門電路必須加上拉電阻,以提高輸出的高電平值。2、加大輸出引腳的驅動能力有的單片機引腳上也常使用上拉電阻。3、N/A引腳(沒有連接配接的引腳)防靜電、防幹擾;在CMOS晶片上,為了防止靜電造成損壞,不用的引腳不能懸空,一般接上拉電阻降低輸入阻抗,提供洩荷通路。同時引腳懸空就比較容易接收外界的電磁幹擾。4、電阻比對抑制反射波幹擾,長線傳輸中電阻不比對容易引起反射波幹擾,加上下拉電阻使電阻比對,能有效的抑制反射波幹擾。5、預設空間狀态/預設電位在一些CMOS輸入端接上拉或下拉電阻是為了預設預設電位。當不用這些引腳時,這些輸入端下拉接低電平或上拉接高電平。在I2C等總線上空閑時的狀态是由上下拉電阻獲得的。6、提高晶片輸入信号的噪聲容限輸入端如果是高阻狀态,或高阻抗輸入端處于懸空狀态,此時需要加上拉或下拉電阻,以免受到随機電平的影響,進而影響電路工作。同樣,如果輸出端處于被動狀态,需要加上拉或下拉電阻,如輸出端僅僅是一個三極管的集電極,進而提高晶片輸入信号的噪聲容限,增強抗幹擾能力。在BJT晶體三極管的基極端,上拉電阻和下拉電阻也起着至關重要的作用。在三極管的電路應用中,串接在基極上的電阻起限制基級電流的作用,如下圖中的R2所示,

【剖析】上拉電阻和下拉電阻原理及其作用

如下圖中的R5所示,上拉電阻使三極管基極的輸入電平在預設情況下是高電平輸入,當CPU有低電平信号輸出時,外圍電路響應,下拉電阻使半導體的基極輸入在預設情況下拉到低電平,如下圖中的R6所示。

【剖析】上拉電阻和下拉電阻原理及其作用

-END-

﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌﹌

免責聲明:本文轉自 網絡,版權歸原作者所有,如涉及作品版權問題,請及時與我們聯系,謝謝!

往期好文合集

//end

若覺得文章不錯, 轉發分享 ,也是我們繼續更新的動力。 5T資源大放送!包括但不限于:C/C++,Linux,Python,Java,PHP,人工智能,PCB、FPGA、DSP、labview、單片機、等等! 在公衆号内回複「更多資源」,即可免費擷取,期待你的關注~

【剖析】上拉電阻和下拉電阻原理及其作用

長按識别圖中二維碼關注