学习笔记之ADC DAC时钟域杂散串扰
- 前些天定位板子的DAC杂散问题,发现时钟杂散会传递到整个时钟域,而且PLL芯片无法做到隔离,下面针对这个问题定位过程做下笔记。
1. 板卡简介
- 单板集成高速DAC(ADI的AD9176)及ADC(ADI的3200),PLL架构使用一片LMK04828+两片LMX2594(一片给ADC提供采样时钟,一片给DAC提供采样时钟),LMX2594的输入时钟由同一片LMK04828提供。
2. 问题现象
- DAC输出1.2GH点频信号时,主频1.2GHz附近存在25KHz的杂散,改变输出频点时,杂散依旧保持在主频左右两侧28KHz左右。
3. 问题定位流程
1) 确定杂散源
- 由于杂散不随主频频点改变而改变,因此杂散肯定不是DAC自己产生的(杂散来源的确定很重要,我的其他文章里面有写,这里不再详细叙述了),肯定是由时钟链路上的某个器件或者电源产生。电源均为LDO,因此将电源排除(LDO是不需要测试的,如果不放心就测一下)。